EDA行径维持半导体业5000亿美元领域以及万亿级电子讯休工业的“灵魂角色”,让业界对EDA诸多细分周围演进讲途的咨询成为了IC产业的悉数“显学”。同时,往时三四年来,本钱商场上对联络概思股的高度追捧,也把国内EDA生态圈的“时刻之问”推向了一个奇点期间。
10月12日,上海合见产业软件大伙有限公司(简称“关见工软”)在上海召开“关心聚力,共见秋实—EDA新国产多维演进论坛”。本次论坛由上海市浦东新区科技和经济委员会和华夏(上海)自由业务实践区桎梏委员会张江牵制局行动指挥单位,上海闭见资产软件整体有限公司与上海集成电说时期与家产催促大旨维系主理,由上海集成电途行业协会、上海张江高科技园区开发股份有限公司、上海浦东汽车电子改善与智能家产定约与上海搬动互联网家产督促核心四家单位结合帮助。
上海集成电路行业协会会长、华虹整体董事长张素心,上海集成电途行业协会秘书长郭奕武,上海市浦东新区科技和经济委员会副主任夏玉忠、华夏(上海)自由业务实行区束缚委员会张江束缚局副局长吴俊、清华大学先生、华夏半导体行业协会辅助事长魏少军,复旦大学微电子学院院长张卫教授,EDA国创中心履行主任杨军教员,以及上海市经信委、市发改委、上海浦东汽车电子创新与智能物业同盟、上海移动互联网产业催促主旨、张江高科等单位引导代表,和多家著名半导体公司的客户代表,共同列入了本次论坛。
论坛上,闭见工软在这一“时候之问”的问卷上,至少回复了云云三个题目:走过了60多年波澜广博史书的EDA市场,目下被边境少数头部EDA企业高度控制,在解决中原芯片业“卡脖子”共识标题指点下,国内EDA企业亟需龙头企业迎接挑战,他们为破局者?
EDA工业研发成本和技巧壁垒有“双高”的特色,IC安排资本随着家产节点的提高指数上涨,芯片效果和集成度越来越高,在数字验证仿真器、硬件仿真器、FPGA原型验证等雄伟的本事树上,数字芯片验证功夫全平台对芯片打算的须要性也越来越强,从验证“散点”到“全流程验证平台”,所有人能担此浸任?
数字化的高速进步与发展制程对数字EDA器材提出更快的迭代条件,这一迭代面临着芯片策画和流片岁月本钱的搬弄,即软件/算法层面的“左移”以担保软硬件耦合之后的芯片上佳PPA展现供应在残酷的TTM(上市本事)办理下完竣,这供应普遍客户介入同谋共赢。基于此,EDA公司博得遍及的客户相信并回报资本市集,所有人来执其牛耳?
合见工软董事长潘建岳和清华大学教练,IEEE Fellow,国际欧亚科学院院士,中国半导体行业协会辅佐事长魏少军差别为论坛做了致辞。
潘修岳董事长和魏少军教师差别从实践性和可能性这两个角度,阐述了合见工软如何以及何以能以验证关键为打破口,过程打造完满与不同化的平台称心商场必要,并突破边区巨头的把持式样。
董事长潘修岳在致辞中道到了关见工软时的关时而生,财产先进和大环境的力气助推了关见工软的降生。我们在致辞中提到,自主可控的大旨EDA营业用具是确定且必需要做的,放眼全球,固然边境大型同行企业的占据率很高,但20年来成熟且相对固化的定价编制和时期,反而给了合见工软以时机。公司应时而动,在正式运营一年多的本事里,先后公告了多款EDA产品和管理策动。其中包括了新一代时序驱动的高效力原型验证系统UV APS(UniVista Advanced Prototyping System),先进封装共同策画深究东西UVI(UniVista Integrator),高效易用的数字效率仿真调试器材UVD(UniVista Debugger),大规模效果验证回归测试治理平台VPS(UniVista Verification Productivity System)等等,近日在过往的两年多技术里,合见工软前后宣告了9款产品,和百余家客户全豹开荒了生长空间,一面产品已经告捷完成迭代。潘筑岳董事长用了一个表率的案例,以点带面展现了企业的滋长之途。
他们还小心指出,合见工软楬橥的5款产品代表了企业要把数字芯片的验证产品线做全的弘愿,另日企业还将不休高昂于了结数字芯片“IP+告竣+验证”多维度覆盖,不但要供职好国内客户,还要放眼举世对关见工软有盼愿的外地大客户。
魏少军教员则从另一个视角阐述了因何合见工软能成为国内非凡的EDA企业,即关见工软的“应势而动”。我指出,开初,IC安排式样论的演进欺压有中心竞赛力的EDA企业必需具备全自助用具链的产品商用才略,而非仅做一个单点突破的提供商,合见工软的愿景符合这一技艺和阛阓趋势;其次,从国产EDA一切生态来谈,亟需进一步整合,其中合涉企业的时间干练和心态题目,关见工软在运营之后的一系列成功并购切合了全线对单点的整合局势;末了,EDA活跃一种“用具”,其自己就代表了极为富裕的鼎新想法和思想,EDA器材的前进也许险些而微的体现国产芯片总计创造才具。
魏西宾提防指出:“EDA东西这一说,当年几年来,全部人一根源比拟顾虑,厥后感受有比较大的盼愿,不日仍旧可以看到了冲破外界封关的大概,改日国产EDA企业一齐或许做到四分以致三分世界有其一。”
本次论坛的沉头戏无疑是合见工软五款簇新产品的发布,这五款产品,从差异光阴目标和层面上展现了合见工软EDA多维演进策略的实施和落地。合见工软CTO贺培鑫发布了中央为“新国产EDA多维演进战术”的演叙。
他在演叙中首先提到,今朝国内规模以上设计公司年复合增进率为28%,而举世EDA阛阓的增加率为10%支配,所以应付后者来说还有很大的增进潜力,于是,国内各种EDA器材商用落地前景无限广博。
贺培鑫在演说中浸点提到了企业何以从2021年的仅一条UVS数字仿真器产品线,夸大到目今的多条。我们指出,一套成熟圆满的电子编制不单提供硬件软件的合伙,还供给arm恐怕RISC-V等计划架构的调和以及百般IP的导入,个中还蕴涵高等编译器的打算与完了,结果酿成GDS文件给foundry工厂做代工。扫数设计需要工具链的关伙犹如才能来到signoff的条款。
他以AMD协调了HPC和AI的 AMD Instinct MI250X和MI100 GPU加疾器行动较量,指出前者在系统级性能上的高出并非用了更提高的制程,而是挑选了芯粒封装优化,RTL优化和硬软件协同优化等方法,这和合见工软的多维演进战略是不谋而关的。
合见工软奋发于从全场景验证布局,告竣数字芯片“IP+完结+验证”多维度笼罩。
合见工软副总裁敬伟的演叙则展出了企业推出的伪造原型设计与仿真东西套件UniVista V-Builder/vSpace。
敬伟在演谈中提到,软件开荒照样成为方今芯片打算中最销耗技能和资源的枢纽之一,也是粘稠Fabless公司的痛点,假若在芯片的打算周期中软件的斥地供应等待硬件的拓荒境况,那么芯片推向市集的周期无疑会大大被拉长。UniVista V-Builder是一款可能快速构建虚拟芯片恐怕电子体系级原型的打算工具,用户可以基于模型构筑硬件体系的虚拟原型,它可能用于运行一个已有的虚构原型举办仿真。使用这一用具,用户不妨基于速速、真实的效劳模型,创建出一套与偏向切实体系运行相似嵌入式软件的全效率数字模型平台,比拟于守旧物理原型,在SoC设计进程的各个关节也许收场更多的软硬件并行设计验证,有效中断项目时期,体现芯片级虚拟原型验证的的确价值。
此外,敬伟还沉心提到了这款产品的车用价值。UniVista V-Builder/vSpace还能够与其大家用具组成同化仿真境遇,从而更好地帮助电子体系级测验景况的构修,而汽车电子嵌入式软件羼杂测试范围的一个合键课题光阴是ECU假造化。这款产品可以针对汽车电子行业中的在环实验,或许和诸如Simulink构成的物理模型组修混仿平台,扶助用户进行虚拟在环尝试。
合见工软验证产品总监曹梦侠为大家介绍了簇新商用级、高性能、全场景验证硬件体系UVHS(UniVista Unified Verification Hardware System),它可能更好地管理大范围数字芯片成果验证进程中所面对的仿真功用、策画启动效率和混杂多职司场景的搬弄。该产品凯旋告竣了单一体例或许遵照验证劳动的分歧,在区别功能条件、接口策划的诈欺模式和诈欺场景之间举办精细切换以及设计数据与境况的滑润移植,废弛管理其全班人已有安插里切换模式的跨度大、难度高、感化低、时期久的障碍。“UVHS的偏向是——唯速唯效,节时令力”曹梦侠说叙。
UVHS集成了企业自助研发的UVHS Compiler和Runtime软件,支持用户速速定位调试,优化用户设计输入、约束和流程,加速RTL to running system的迭代才干,相对付古板安放,能裁减打算启动时刻40%—60%,同时或许援手和编造平台举办搀杂仿真验证:更早开始实行软件开发和软硬件架构找寻,告竣“左移”。
目下,UVHS的客户已覆盖包蕴HPC,GPU,智能汽车,AR/XR,智老手机,5G通信,RISC-V等多个垂直界限。
合见工软计划告终产品总监刘培彦向现场观众悉数介绍了企业占领自主知识产权的商用级、高效考试向量自愿天分工具UniVista Tespert ATPG。在可考试打算中,为出色到高质量的实验向量以及高屈曲比,调试的技术占全部可测试安排周期的50%以上。许多芯片安排的项目上,不可防守会遭遇调试计划正经违例、低测试窒碍覆盖率以及仿真mismatch等问题,供给花消多量时期去定位和判辨这些问题的根本源由,业界呼吁实验质地更高、运行快度更疾、用具图形界面更直观的全国产DFT解决安顿的出台——UniVista Tespert ATPG顺时而立。它接济千兆门级范围计划,并具有较低的反应延时,也许从网表、电路图和宗旨组织树中搜求和追踪偏向,可大幅加快达到十数倍。刘培彦还介绍,UniVista Tespert ATPG不单刷新自研多线程并行引擎,还集成了自主研发的库单元提取器材。
接下来,合见工软编制打算解决计划总经理肖跃龙出现了企业簇新一代电子体例研发桎梏平台UniVista EDMPro。以泯灭电子、通讯、新能源汽车为代表的电子体系研制周旋成本、周期和质量有着十分尖刻的条款,但随着安排规定同化度的急剧增进,守旧地依托评审大师人工检查打算、雠校追究清单的模式承受庞杂诋毁。因此,假若没有一个同一、楷模化的资源库,就无法杀青安排的阶段性成效的有效评审和问题关环,对工程师来说,也就无法疾速举行设计端方的主动化追查,及时挖掘和措置质料题目。基于此,合见工软推出了新一代UniVista EDMPro电子体系研发牵制平台,这一平台包含了新一代EDMPro RMS资源库料理编制、新一代EDMPro ERS电子策画评审编制以及新一代EDMPro ERC电子安排自动化检查体系,组成了完善的一站式电子设计数据管束平台及使用措置方案。
关见工软诺芮集成电说总经理杨凯则涌现了企业的“EDA+IP”兵法。齐备介绍了企业首款自立常识产权的天地产PCIe Gen5完满措置盘算——UniVista PCIe Gen5 IP。这款产品表现了关见工软自研+并购的演进逻辑:合见工软于2023年5月竣工了对北京诺芮集成电说打算有限公司的收购,被并购方照旧提供过硬件验证过的Ethernet、FlexE、Interlaken等多款IP产品。UniVista PCIe Gen5 IP处理谋划蕴涵关见工软自主自研的PCIe Gen5 Controller 与北京诺芮的32G Serdes,可集体运用在高功用鼓舞HPC、人工智能AI、保全Storage、PCIe Switch/Retimer等多类芯片设计中。UniVista PCIe Gen5 IP包蕴了32G PHY,PIPE,DL,TL,DMA,AXI接口等全成效PCIe接口解决企图,惬心了各样商用操纵场景对数据混沌量、带宽、延误、功耗等愈来愈严严的前提。
综上所述,关见工软在扶植短短两年半的时刻从此,从数字验证切入,眼前依旧在数字芯片全进程EDA东西与安排IP、系统级界限抵达多维演进、普通构造,再现了合见工软强健的研发能干和完善的平台型机制声援才略。
相应付国际顶级DEA厂商,国内EDA企业也具有本身格外的优势,即更加靠拢客户,具有更好的反映疾度,能与客户直接引导就意味着可能更快找到解决标题的体式。
在本次论坛上,又有多家著名闭见工软的客户代表在现场揭晓了大旨演道。全部人的一字一句,均能显示出合见工软所承受的客户为宗旨,以产品为要旨比赛力的端正。
燧原科技开办人兼COO张亚林宣布了以“合见工软UVHS及vSpace助力燧原科技算力底座软硬件开荒”为中央的演讲。
张亚林显露,燧原科技与闭见工软保持着好久的配合关系,在之前燧原科技的AI项目中就还是拣选了关见工软初代APS原型验证技术。全班人指出,UVHS全场景验证硬件体系也在燧原科技最新的AI芯片开辟项目中获得了非凡运用。UVHS可能同时扶助原型验证和硬件加速仿真的高频需要这两种模式,而且不妨消息地切换和搀杂运用,有助于燧原科技在硬件验证过程中快速定位调试,还能明显收缩AI算法软件的开拓周期,从而加速产品上市技术。
其余,UVHS还集成了合见工软的V-Builder/vSpace虚拟原型平台,该产品打垮了守旧的基于凿凿硬件的软件开辟与尝试限制,处分了软硬件解耦困苦,能够在项标的早期阶段就协助燧原科技举办AI软件用具链的开采,对全盘项标的左移具有要紧说理。
恢复微电子有线编制部部长贺志强分享了题为“合见工软UVHS试用分享”的演叙。验证经过中,追求三个同一,即经过同一、工具统一和方式团结。中兴微电子宗旨在于搭建齐全的Emulation/Prototyping全场景验证硬件平台,进行充实的芯片硬件验证和软件测试,认识到合见工软有这方面的布局,与合见工软进行相助,成果共赢。
在试用进程中,大家表现UVHS完全敷裕的才调称心现有的芯片项目策画需求。合见工软的产品进取完整疾度十分值得希望。合见工软的技术工程师反馈特殊即速,呼应及时并能快速供给处理铺排。UVHS编译软件也援助时常用的代码品格,容易用户移植。
清华大学集成电道学院副教员、上海清际创新核心集成电路磋商平台副主任何虎,以《开源通用GPU指令集架构OpenGPGPU™硬件验证体例安排》为核心,分享了闭见工软的UVHS仿真平台在清华改良项目上的行使。
清华大学集成电谈学院副西席、上海清际厘革宗旨集成电路磋议平台副主任何虎
他讲到,在验证OpenGPGPU时,清华改造主旨的多个项目课题中都使用了合见工软的UVHS仿真平台,该平台易于行使、仿真资源和接口富庶、援手代码离散摆列到多片FPGA、高运行效用可大幅缩小软件测验的功夫等特色,让其在DEBUG器材和工程平台中均博得了很好的应用。另日,何虎也宣泄,还可能将追加对合见工软这一仿真平台的采购。
集益微阛阓和销售副总裁李防震的演谈主题为“共修天下高速串行接口IP策动”。全班人显露,对于合见工软取得的功劳也许用颠簸描绘:“在潘总和携带和各界同仁的辛勤下, 合见工软在三年驾驭的时刻就做出云云多的成绩,令人难以自信。”
我强调,多年此后我们与关见工软旗下的诺芮集成电路扶持了优异的协作合系,双方在浓厚边界有深度相助,在以太网联系产品上还是相助竣工了多个客户的设计案例,在PCIe的团结上谁也是信心满满。
大家在演讲中末了还提到,国内密集芯片设计公司和海外相比又有前进工艺上的差距,但是假以时光,在国内全家产上卑劣联合团结下,这一块难啃的骨头也将到底会被拿下。
假如撮闭见工软从全面运营到推出首代集高效用、主动化于一体的全流程FPGA原型验证编制UV APS是从“当令而生”到“应势而动”,那么在这回论坛上这五款产品的推出不妨谈是“应运而发”。它至少带来三层宏伟讲理。
从企业本身来道,这代表着合见工软自立研发EDA器械“IP+完结+验证”、“软硬件谐和”等多维演进战术已蔚为大观,别开生面;从客户角度来看,这意味着合见工软所打造的EDA+Fabless企业共生共赢的范式获得了市场落地的雄厚回报,对国内半导体上卑鄙家产链的联合优化做了一种范导性的批示;从国内EDA一起生态的角度看,关见工软的自研+并购模式依旧让业界看到这一赛说出海破局的曙光。
关心聚力,共见秋实。合见工软“轻舟驶入万重山”,末了会达到属于本身的理会之地。
在这回论坛上,合见工软还与上海集成电讲时间与财富督促核心正式缔结了策略闭营公约,上海集成电讲技巧与资产促使主旨部长陆斐与上海关见工业软件团体副总裁刘海燕各自代表订立,关联携带见证了这回策略互助完结。双方将过程优势互补,打造久远、情谊、多赢的兵书合营伙伴干系,共同搭建以国产EDA软件为根源的华夏集成电途安排自决研发作态任事平台,创立集人才、期间、数据、产品、应用、行业于一体的可不息家产生态,助力华夏集成电途产业的可一向前进。(校阅/萨米)
关见工软公布首款自研宇宙产PCIe Gen5 IP管理策动,应对更复杂诈欺需求